خانه » پروژه » برق و الکترونیک و مخابرات » بررسی و شبیه سازی عملکرد کنترلر CAN ، با استفاده از زبان توصیف سخت افزاری VHDL، و پیاده سازی آن بر روی FPGA
بررسی و شبیه سازی عملکرد کنترلر CAN ، با استفاده از زبان توصیف سخت افزاری VHDL، و پیاده سازی آن بر روی FPGA

بررسی و شبیه سازی عملکرد کنترلر CAN ، با استفاده از زبان توصیف سخت افزاری VHDL، و پیاده سازی آن بر روی FPGA

 

فهرست مطالب 

چکیده

فصل اول – مقدمه
۱-۱- مقدمه
۱-۲- معرفی CAN
۱-۳- مقدمه ای بر تراشه های قابل برنامه ریزی
۱-۴- مروری بر زبان های توصیف سخت افزاری
۱-۵- نرم افزارهای طراحی تراشه های FPGA

فصل دوم – مروری بر کارهای انجام شده
۲-۱- مقدمه
۲-۲- میکروکنترلر مقاوم شده در برابر تشعشع
۲-۳- کانولوشن کننده های (Convolelrs) دو بعدی
۲-۴- فیلترهای دیجیتال
۲-۴-۱- فیلترهای با پاسخ ضربه محدود (FIR)
۲-۴-۲- فیلترهای با پاسخ ضربه نامحدود (IIR)
۲-۴-۳- فیلترهای Wavelet متقارن
۲-۵- تبدیل کسینوسی گسسته و معکوس آن (IDCT,DCT)
۲-۶- مبدلهای فضای رنگی ( )
۲-۷- مدولاتور دیجیتال
۲-۸- کنترلر گذرگاه USB
۲-۹- کنترلر گذرگاه PCI
۲-۱۰-کد کننده گفتار ITU-T G.723.1
۲-۱۱- کد کننده ها کدفایر
۲-۱۲- پیاده سازی سخت افزاری الگوریتم های سطح بالای پردازش تصویر
با استفاده از پیکر بندی جزئی FPGA در زمان اجرا
۲-۱۳- مترجم های زبان های سطح بالا به زبان VHDL
۲-۱۴- پیاده سازی یک پردازشگر تصویر قابل پیکر بندی مجدد
۲-۱۵- جمع بندی

فصل سوم – کنترلر گذرگاه CAN
۳-۱- مقدمه
۳-۲- پایه های تراشه کنترلر CAN
۳-۳- بررسی سخت افزار کنترلر CAN
۳-۳-۱- شمارنده های خطا در کنترلر CAN
۳-۳-۲- ثبات های کنترل
۳-۳-۲-۱- ثبات فعال کننده وقفه ها
۳-۳-۲-۲- ثبات وضعیت
۳-۳-۲-۳-  ثبات واسط CPU
۳-۳-۲-۴- ثبات پیکربندی گذرگاه
۳-۳-۲-۵- ثبات CIK out
۳-۳-۳- واحد زمان بندی بیت
۳-۳-۳-۱- سرعت نامی نرخ بیت
۳-۳-۳-۲- ثبات صفر زمان بندی بیت
۳-۳-۳-۳- ثبات یک زمان بندی بیت
۳-۳-۴- ثبات ماسک توسعه یافته و استاندارد
۳-۳-۵- بسته های پیام
۳-۳-۵-۱- میدان کنترل
۳-۳-۵-۲- میدان داوری یا شناسه
۳-۳-۵-۳- میدان داده
۳-۳-۵-۴- میدان ترکیب بندی
۳-۳-۶- ثبات وقفه
۳-۴- دریافت و ارسال پیام
۳-۴-۱- انواع فریم های اطلاعات قابل مبادله بین گره ها و کنترلر
۳-۴-۱-۱- فریم داده
۳-۴-۱-۲- فریم دور
۳-۴-۱-۳- فریم خطا
۳-۴-۱-۴- فریم اضافه بار
۳-۴-۲- بررسی کدهای خطا در تبادلات کنترلرCAN

فصل چهارم – خلاصه ای از خصوصیات اصلی زبان VHDL
۴-۱- مقدمه
۴-۲- شی (object)
۴-۳- عملگرهای زبان VHDL
۴-۴- توصیف کننده های یک مولفه
۴-۵- ساختارهای همزمانی و ترتیبی
۴-۶- روشهای توصیف سخت افزار
۴-۶-۱- روش توصیف ساختاری
۴-۶-۲- روش توصیف فلوی داده (Data Flow)
۴-۶-۳- روش توصیف رفتاری
۴-۷- کد نویسی قابل سنتز
۴-۸- جمع بندی

فصل پنجم – پیاده سازی کنترلر گذرگاه CAN
۵-۱- مقدمه
۵-۲-ثبات ارسال و دریافت پیام در کنترلر
۵-۳- ثبات ماسک
۵-۴- سیستم مقایسه شناسه ها
۵-۵- افزایش تعداد بسته های پیام
۵-۶- واحد  محاسبه کننده کد CRC
۵-۷- دیاگرام پایه های کنترلر طراحی شده و پیاده سازی دیکودر آدرس
۵-۸- نرم افزار مورد استفاده در پیاده سازی کنترلر CAN
۵-۹- جمع بندی

فصل ششم – نتایج و جمع بندی
۶-۱- مقدمه
۶-۲- نتایج حاصل از تست وضعیتهای مختلف کنترلر
۶-۳- نتایج حاصل از تست واحد CRC توسعه یافته
۶-۴- نتایج حاصل از تست  stuff bit
۶-۵- ارسال فریم خطا
۶-۶- بررسی وضعیت پایه فرکانس خروجی CLK out
۶-۷- بررسی عملکرد حالت Sleep , pwd
۶-۸- نتایج مربوط به پیاده سازی سخت افزار روی تراشه
۶-۹- نتیجه گیری و پیشنهادات برای ادامه کار
مراجع

 

برای خرید اطلاعات خود را وارد کنید
  • کلیه پرداخت های سایت از طریق درگاه بانک سامان انجام می گیرد.هر مرحله از خرید می توانید مشکل خود را با پشتیبان و فرم تماس با ما در جریان بگذارید در سریعترین زمان ممکن مشکل برطرف خواهد شد
  • پس از پرداخت وجه ، فایل محصول هم قابل دانلود می باشد و هم به ایمیل شما ارسال می گردد .
  • آدرس ایمیل را بدون www وارد نمایید و در صورت نداشتن ایمیل فایل به تلگرام شما ارسال خواهد شد .
  • در صورت داشتن هرگونه سوال و مشکل در پروسه خرید می توانید با پشتیبانی سایت تماس بگیرید.
  • پشتیبان سایت با شماره 09383646575 در هر لحظه همراه و پاسخگوی شماست
  • اشتراک گذاری مطلب

    راهنما

    » فراموش نکنید! بخش پشتیبانی مقاله آنلاین ، در همه ساعات همراه شماست

    اطلاعات ارتباطی ما پست الکترونیکی: Article.university@gmail.com

    تماس با پشتیبانی+ ایدی تلگرام 09383646575

    برای سفارشتان از سایت ما کمال تشکر را داریم.

    از اینکه ما را انتخاب نمودید متشکریم.

    معادله فوق را حل نمایید *

    تمام حقوق مادی , معنوی , مطالب و طرح قالب برای این سایت محفوظ است